MS1023/MS1224并串转换器 解串器 100Mbps 至 800Mbps 串行 LVDS 数据有效负载带宽

发布时间:2020-8-17 11:58    发布者:soundbaraudio
关键词: ms1023 , MS1224 , MS2201 , MS913
10MHz 至 80MHz,10:1 LVDS 并串转换器(串化器)/串并转换器(解串器)
特征:技术151 1247 6010 莫生
100Mbps 至 800Mbps 串行 LVDS 数据有效负载带宽在 10MHz 至 80MHz 的系统时钟之间
芯片功耗在 80MHz 输入时,小于 550mW(典型值)
使用同步模式可快速锁定时钟
锁定指示器 MS1023图片15112476010莫先生.png
不需要外部单元提供 PLL
28 引脚 SSOP 封装
满足工业级温度要求,温度范围-40℃—85℃
时钟可编程边沿触发
流向行引脚排序,易于 PCB 版图布局
应用:
无线基站
底板互连(Backplane Interconnect)
数字用户线接入复用器(DSLAM)
描述:
MS1023 串化器和 MS1224 解串器由一对 10bits 并串/串并转换芯片,用于 LVDS 差分底板上传输和
接收 10MHz 至 80MHz 的并行字速率的串行数据。加载起始停止位后,转换为一个串行数据速率在
120Mbps 至 960Mbps 负载编码的输出。
上电时,这一对芯片可通过一个内部产生的 SYNC 样本信号同步模式或者解串器可同步到随机数据
来初始化。通过使用同步模式,解串器可在特定的、更短的时间参数内建立锁定。
当没有数据传输要求,设备可被设定并进入到掉电模式。另外,一种模式可以通过设置输出脚为高
阻态以避免 PLL 失锁。
MS1023 和 MS1224 具有工作周围空气温度范围为-40℃至 85℃的特征  

MS1023串化15112476010莫先生.pdf (782 KB)
本文地址:https://www.eechina.com/thread-599906-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表