Xilinx FPGA入门连载58:FPGA 片内异步FIFO实例之chipscope在线调试

发布时间:2016-3-16 11:47    发布者:rousong1989
Xilinx FPGA入门连载58FPGA 片内异步FIFO实例之chipscope在线调试
特权同学,版权所有
配套例程和更多资料下载链接:
1.jpg
1 FPGA在线配置
         连接好下载线,给SP6开发板供电。
如图所示,在“Design à Implementation”界面下,首先选中“Hierarchy”下的“sp6.v”文件,接着双击“Processes: sp6”下的“Analyze Design Using ChipScope”。
2.jpg
         在“ChipScope Pro Aanlyzer”界面中,点击菜单“JTAGChain à Xilinx Platform USB Cable…”。
3.jpg
         随后弹出如图所示界面。大家可以尝试点击“Blink Cable LED”,相应的下载线上的LED将会闪烁,说明下载线连通正常。最后点击“确定”。
4.jpg
         此时,我们看到“Project”界面下出现了两个设备,如图所示。选择第一个设备。
5.jpg
         在第一个设备上单击鼠标右键,如图所示,选择“Configure…”。
6.jpg
         接着弹出的配置界面中,点击“Select New File”,弹出右侧所示界面定位到当前工程所在文件夹下的sp6.v文件。完成后,点击OK。
2 触发采样波形
         此时,如图所示,我们可以双击“Trigger Setup”进行读写触发条件的设置,建议大家使用我们已经设定好的触发条件即可。
7.jpg
         如图所示,我们单击菜单栏上的运行图标,然后双击“Waveform”查看波形。
8.jpg
         我们设定触发条件为FIFO写使能信号上升沿时采样波形,采集到的波形如图所示。
9.jpg 10.jpg





本文地址:https://www.eechina.com/thread-162106-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表