Xilinx与台积公司合作采用16FinFET工艺,联手打造拥有最快上市最高性能优势的FPGA器件

发布时间:2013-5-29 16:28    发布者:eechina
关键词: FinFET , FinFast , FPGA
赛灵思“FinFast”计划年内测试芯片推出,首款产品明年面市

赛灵思公司 (Xilinx)和台积公司(TSM)今天共同宣布联手推动一项赛灵思称之为“FinFast”的专项计划,采用台积公司先进的16纳米FinFET (16FinFET)工艺打造拥有最快上市、最高性能优势的FPGA器件。双方分别投入所需的资源组成一支专属团队,针对FinFET工艺和赛灵思UltraScale 架构进行最优化。基于此项计划,16FinFET测试芯片预计2013年晚些时候推出,而首款产品将于2014年问市。

此外, 两家公司也在共同合作藉助台积公司的CoWoS 3D IC制造流程以实现最高级别的3D IC系统集成度及系统级性能, 双方在此领域合作的相关产品将稍后择期另行发布。

赛灵思公司总裁兼CEO Moshe Gavrielov指出:“我非常相信,赛灵思同台积公司在16纳米“FinFast”计划上的合作将延续双方之前在各项先进技术上所获得的成果和领导地位。我们致力于和台积公司合作是因为台积公司在工艺技术、设计实现、服务、支持、质量和产品交货等各方面,都是专业集成电路制造服务行业的领导者。”

台积公司董事长兼CEO张忠谋博士表示:“我们同赛灵思携手合作,致力于将业界最高性能、最高集成度的可编程器件迅速导入市场。我们将通力合作, 于2013年和2014年分别先后推出采用台积公司20SoC工艺与16FinFET工艺的世界级产品。”

台积公司最近宣布将16FinFET工艺技术的生产进程提前至2013年。赛灵思与台积公司的合作,除了将充分受惠于该工艺技术生产进度加快之外,还享有台积公司16FinFET技术所带来的高性能与低功耗优势。

赛灵思同台积公司的合作,将高端FPGA的各项需求导入FinFET的开发过程,恰如其在28HPL和20SoC工艺开发时的做法一样,双方将进一步针对台积公司的工艺技术、赛灵思的UltraScale架构和新一代开发工具统统进行最优化, 以实现最佳合作成果。UltraScale 是赛灵思的最新ASIC级架构,能从20纳米平面式工艺到16纳米以及更先进的FinFET工艺进行扩展,也可以通过3D IC 技术进行系统单芯片的扩展。


本文地址:https://www.eechina.com/thread-115741-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 实时控制解决方案的正确选择——数字信号控制器(DSC)或通用MCU
  • 探索PIC16F13145 MCU系列——快速概览
  • dsPIC® DSC集成电机驱动器:非常适合在紧凑空间内进行实时控制
  • PIC32CM LS00 Curiosity Pro评估工具包
  • 贸泽电子(Mouser)专区

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表